2º curso / 2º cuatr.

Grados en

Ing. Informática

## Arquitectura de Computadores Tema 1

## Arquitecturas Paralelas: Clasificación y Prestaciones

Material elaborado por Mancia Anguita Profesores: Mancia Anguita, Maribel García y Christian Morillas







### Lecciones

### AC MATC

- Lección 1. Clasificación del paralelismo implícito en una aplicación
- Lección 2. Clasificación de arquitecturas paralelas
- Lección 3. Evaluación de prestaciones de una arquitectura
  - Medidas usuales para evaluar prestaciones
  - Conjunto de programas de prueba (Benchmark)
  - Ganancia en prestaciones

## Objetivos Lección 3

#### AC A PIC

- Distinguir entre tiempo de CPU (sistema y usuario) de unix y tiempo de respuesta
- Distinguir entre productividad y tiempo de respuesta
- Obtener, de forma aproximada mediante cálculos, el tiempo de CPU, GFLOPS y los MIPS del código ejecutado en un núcleo de procesamiento
- Calcular ganancia en prestaciones/velocidad
- Aplicar la ley de Amdahl

## Bibliografía

### AC A PTC

### Fundamental

- Capítulo 1, M. Anguita, J. Ortega. Fundamentos y problemas de Arquitectura de Computadores, Editorial Técnica Avicam. ESIIT/C.1 ANG fun
- Secciones 1.2,1.4, 7.5.1. J. Ortega, M. Anguita, A. Prieto.
   Arquitectura de Computadores, Thomson, 2005. ESIIT/C.1
   ORT arq

### Complementaria

➤ T. Rauber, G. Ründer. *Parallel Programming: for Multicore and Cluster Systems*. Springer 2010. Disponible en línea (biblioteca UGR): <a href="http://dx.doi.org/10.1007/978-3-642-04818-0">http://dx.doi.org/10.1007/978-3-642-04818-0</a>

### Contenido

### AC SO PIC

- Lección 1. Clasificación del paralelismo implícito en una aplicación
- Lección 2. Clasificación de arquitecturas paralelas
- Lección 3. Evaluación de prestaciones de una arquitectura
  - > Medidas usuales para evaluar prestaciones
    - Tiempo de respuesta
    - Productividad
  - > Ganancia en prestaciones al realizar una mejora
  - > Conjunto de programas de prueba (*Benchmark*)

# Tiempo de respuesta de un programa en una arquitectura



### Algunas alternativas para obtener tiempos



| Función                             | Fuente             | Tipo                     | Resolución aprox.<br>(microsegundos) |
|-------------------------------------|--------------------|--------------------------|--------------------------------------|
| time                                | SO (/usr/bin/time) | elapsed, user,<br>system | 10000                                |
| clock()/CLOCKS_PER_SEC              | SO (time.h)        | CPU                      | 10000                                |
| gettimeofday()                      | SO (sys/time.h)    | elapsed                  | 1                                    |
| clock_gettime()/clock_getres()      | SO (time.h)        | elapsed                  | 0.001                                |
| omp_get_wtime()/<br>omp_get_wtick() | OpenMP (omp.h)     | elapsed                  | 0.001                                |
| SYSTEM_CLOCK()                      | Fortran            | elapsed                  | 1                                    |

La resolución depende de la plataforma

## Tiempo de CPU

for (i=0; i<N; i++) { v3[i]=v1[i]+v2[i];

#### AC A PTC



$$T_{CPU} = NI \times \left(\frac{\sum_{i} NI_{i} \times CPI_{i}}{NI}\right) \times T_{ciclo}$$
 Para  $N = 10^{3}$  y  $F = 100MHz$  ( $\Rightarrow T_{ciclo} = 10^{-8}$  seg./ciclo):  $T_{CPU} \approx \left[6N \times \left(\frac{2N \times 4 + N \times 5 + 3N \times 1}{6N \times 6N \times 1}\right)\right] \times T_{ciclo}$ 

$$T_{CPU} = NI \times CPI \times T_{ciclo}$$

|      |                                                | Suma vecto           | ores de | doubles  |
|------|------------------------------------------------|----------------------|---------|----------|
| .L7: | movso<br>addsd<br>movso<br>addq<br>cmpq<br>jne | d v1(%ra<br>l v2(%ra |         | n0<br>n0 |
|      |                                                | i                    | $NI_i$  | $CPI_i$  |
|      | n                                              | novsd m,r            | 2N      | 1        |

movsd r,m

addsd m,r

addq i,r

cmp r,r

$$T_{ciclo} = 1/F$$

Para 
$$N=10^3$$
 y  $F=100MHz$  ( $\Rightarrow T_{ciclo}=10^{-8}$ seg./ciclo)

jne

$$T_{CPU} \approx \left[ \frac{6N \times \left( \frac{2N \times 4 + N \times 5 + 3N \times 1}{6N} \right)}{6N} \right] \times T_{ciclo}$$

$$= 10^{3} \times 16 \ ciclos/código \times 10^{-8} seg./ciclo$$

$$= 16 \times 10^{-5} seg./código$$

Ν

Ν

6N

## Tiempo de CPU





## MIPS y MFLOPS

### AC A PTC

Millones de instrucciones por segundo (MIPS):

$$MIPS = \frac{NI}{T_{CPU} \times 10^6}$$

$$MIPS = \frac{NI}{NI \times CPI \times T_{ciclo} \times 10^{6}} = \frac{F}{CPI \times 10^{6}}$$

- Depende del repertorio de instrucciones (difícil la comparación de máquinas con repertorios distintos)
- Puede variar inversamente con las prestaciones (mayor valor de MIPS corresponde a peores prestaciones)
- Millones de operaciones punto flotante por segundo (MFLOPS):

$$MFLOPS = \frac{n^{\circ} FP}{T_{CPU} \times 10^{6}}$$

## MIPS y FLOPS

```
...
for (i=0; i<N; i++) {
 y[i]=a*x[i]+y[i];
}
```

### AC MATC

#### -02

$$GIPS = \frac{NI}{T_{CPU} \times 10^9} = \frac{N \times 7}{0.182 \times 10^9}$$
$$= \frac{2^{26} \times 7}{0.182 \times 10^9} \approx 2.58 \ GIPS$$

$$GFLOPS = \frac{n^{\circ} FP}{T_{CPU} \times 10^{9}} = \frac{N \times 2}{0.182 \times 10^{9}}$$
$$= \frac{2^{26} \times 2}{0.182 \times 10^{9}} \approx 0.737 \ GFLOPS$$

### -03

```
;r12=&x,r13=&y,rax=0,rbp=N/2,xmm1=a
.L7:
    movapd (%r12), %xmm0
    addq $1, %rax
    addq $16, %r12
    addq $16, %r13
    mulpd %xmm1, %xmm0
    addpd -16(%r13), %xmm0
    movaps %xmm0, -16(%r13)
    cmpl %ebp, %eax
    jb .L7
T(N=226)=0.178 seg.
```

$$GIPS = \frac{NI}{T_{CPU} \times 10^9} = \frac{(N/2) \times 9}{0.178 \times 10^9}$$
$$= \frac{2^{25} \times 9}{0.178 \times 10^9} \approx 1.7GIPS$$

$$GFLOPS = \frac{2^{26} \times 2}{0.178 \times 10^9} \approx 0.754 \, GFLOPS$$

### Lecciones

### AC SO PIC

- Lección 1. Clasificación del paralelismo implícito en una aplicación
- Lección 2. Clasificación de arquitecturas paralelas
- Lección 3. Evaluación de prestaciones de una arquitectura
  - > Medidas usuales para evaluar prestaciones
  - > Ganancia en prestaciones al realizar una mejora
  - Conjunto de programas de prueba (Benchmark)

## Mejora o Ganancia en Prestaciones (Speedup o ganancia en velocidad)



Si se incrementan las prestaciones de un sistema, el incremento en prestaciones (velocidad) que se consigue en la nueva situación, p, con respecto a la previa (sistema base, b) se expresa mediante la ganancia en prestaciones o *speed-up*, *S* 

$$S = \frac{V_p}{V_b} = \frac{T_b}{T_p}$$

$$S = \frac{V_p}{V_b} = \frac{T_b}{T_p}$$

$$S = \frac{T_{CPU}^b}{T_{CPU}^p} = \frac{NI^b \times CPI^b \times T_{ciclo}^b}{NI^p \times CPI^p \times T_{ciclo}^p}$$

 $V_h$  Velocidad de la máquina base

 $V_p$  Velocidad de la máquina mejorada (un factor p en uno de sus componentes)

 $T_h$  Tiempo de ejecución en la máquina base

 $\mathcal{T}_n$  Tiempo de ejecución en la máquina mejorada

# Arquitecturas con paralelismo a nivel de instrucción (ILP)



- Point. L/S: (memory) Load/Store. B: Branch
- > Etapa de captación de instrucciones (Instruction Fetch)
- Etapa de decodificación de instrucciones y emisión a unidades funcionales (*Instruction Decode/Instruction Issue*) (incluye captura de "operandos" de los registros de la arquitectura)
- > Etapas de ejecución (*Execution*). Etapa de acceso a memoria (*Memory*)
- Etapa de almacenamiento de resultados en registros de la arquitectura (*Write-Back*)

# Mejora en un núcleo de procesamiento: segmentación



### Núcleo **segmentado** en **5 etapas**:



# Mejora en un núcleo de procesamiento: operación superscalar



### Núcleo <u>superescalar</u> con **2 emisiones por ciclo** y **5 etapas**:



# Mejora en un núcleo de procesamiento: unidades funcionales SIMD



Núcleo superescalar con 2 emisiones por ciclo y 5 etapas, y unidades funcionales SIMD (vectoriales) que procesan vectores de 4 componentes

(suponemos el mejor caso: el código genera sólo instrucciones que operan con vectores de 4 comp



# Paralelismo de datos. Ej: suma de dos vectores





# ¿Qué impide que se pueda obtener la ganancia en velocidad pico?

- AC A PIC
  - Riesgos:
    - > Datos
    - > Control
    - > Estructurales
  - Accesos a memoria (debido a la jerarquía)





8 ciclos de reloj de penalización

$$T_{CPU} = NI \times CPI \times T_{ciclo}$$







9 ciclos de reloj de penalización

# Riesgos (hazards): de datos, de control, estructural



add y mul usan la misma unidad funcional

10 ciclos de reloj de penalización

## Ley de Amdahl

### AC N PTC

La mejora de velocidad, **S**, que se puede obtener cuando se mejora un recurso de una máquina en un factor **p** está limitada por:

$$S = \frac{V_p}{V_b} = \frac{T_b}{T_p} \le \frac{1}{f + \frac{1 - f}{p}} = \frac{p}{1 + f(p - 1)} \xrightarrow[f \to 0]{\frac{f}{p \to \infty}} p$$

donde f es la fracción del tiempo de ejecución del sistema base (i.e. de la máquina sin la mejora) durante el que no se usa dicha mejora. **Ejemplo:** Si un programa pasa un 25% de su tiempo de ejecución en una máquina realizando instrucciones de coma flotante, y se mejora la máquina haciendo que estas instrucciones se ejecuten en la mitad de tiempo, entonces p=2, f=0.75 y

$$f$$
 $T_b$ 
 $T_p$ 

$$S = \frac{T_b}{T_p} = \frac{1}{0.75 + \frac{0.25}{2}} \approx 1.14$$

Habría que mejorar el caso más frecuente (lo que más se usa)

### Lecciones

#### AC A PIC

- Lección 1. Clasificación del paralelismo implícito en una aplicación
- Lección 2. Clasificación de arquitecturas paralelas
- Lección 3. Evaluación de prestaciones de una arquitectura
  - > Medidas usuales para evaluar prestaciones
  - Ganancia en prestaciones al realizar una mejora
  - > Conjunto de programas de prueba (*Benchmark*)

84

### **Benchmarks**

### AC A PIC

- Propiedades exigidas a medidas de prestaciones:
  - Fiabilidad => Representativas, evaluar diferentes componentes del sistema y reproducibles
  - Permitir comparar diferentes realizaciones de un sistema o diferentes sistemas => Aceptadas por todos los interesados (usuarios, fabricantes, vendedores)

### Interesados:

- > Vendedores y fabricantes de hardware o software.
- > Investigadores de hardware o software.
- > Compradores de hardware o software.

### Tipos de *Benchmarks*

### AC NATC

- Tipos de Benchmark:
  - > De bajo nivel o microbenchmark
    - test ping-pong, evaluación de las operaciones con enteros o con flotantes
  - > Kernels
    - resolución de sistemas de ecuaciones, multiplicación de matrices, FFT, descomposición LU
  - > Sintéticos
    - Dhrystone, Whetstone
  - Programas reales
    - Ej. SPEC CPU2017 (<a href="https://www.spec.org/">https://www.spec.org/</a>): enteros (gcc, perlbmk),
  - > Aplicaciones diseñadas
    - Predicción de tiempo, dinámica de fluidos, animación etc. (p. ej. SPEC2017).

### LINPACK



El núcleo de este programa es una rutina denominada DAXPY (**Double** precision- real **A**Ipha **X P**Ius **Y**) que multiplica un vector por una constante y los suma a otro vector. Las prestaciones obtenidas se escalan con el valor de **N** (tamaño del vector):

### https://www.top500.org/project/linpack/

#### **TOP500**

R<sub>max</sub>: Número máximo de Gflops alcanzados R<sub>peak</sub>: Límite teórico del sistema (en Gflops)

| Rank | Site<br>Country/Year                                          | Computer / Processors<br>Manufacturer                                   | R <sub>max</sub><br>R <sub>peak</sub> |
|------|---------------------------------------------------------------|-------------------------------------------------------------------------|---------------------------------------|
| 1    | DOE/NNSA/LLNL<br>United States/2005                           | BlueGene/L<br><u>eServer Blue Gene Solution</u> / 65536<br>IBM          | 136800<br>183500                      |
| 2    | IBM Thomas J. Watson<br>Research Center<br>United States/2005 | BGW<br><u>eServer Blue Gene Solution</u> / 40960<br>IBM                 | 91290<br>114688                       |
| 3    | NASA/Ames Research<br>Center/NAS<br>United States/2004        | Columbia<br>SGI Altix 1.5 GHz, Voltaire<br>Infiniband / 10160<br>SGI    | 51870<br>60960                        |
| 4    | The Earth Simulator Center<br>Japan/2002                      | Earth-Simulator / 5120<br>NEC                                           | 35860<br>40960                        |
| 5    | Barcelona Supercomputer<br>Center<br>Spain/2005               | MareNostrum<br>JS20 Cluster, PPC 970, 2.2 GHz,<br>Myrinet / 4800<br>IBM | 27910<br>42144                        |
| 6    | ASTRON/University<br>Groningen<br>Netherlands/2005            | eServer Blue Gene Solution / 12288<br>IBM                               | 27450<br>34406.4                      |

## Para ampliar ......

### AC A PTC

- Páginas Web:
  - http://www.top500.org
  - http://en.wikipedia.org/wiki/LINPACK
- Artículos de Revistas:
  - > Henning, J.L.: "SPEC CPU2000: Measuring CPU Performance in the New Millenium". IEEE Computer. Julio, 2000.
  - > O'Neal, D.: "On Microprocessors, Memory Hierarchies, and Amdahl's Law".